Da hast du wahrscheinlich recht. Ich hab mich verwirren lassen. Und wie ich in Post #27 geschrieben hab, ergab diese Multiplikation für mich in dem Zusammenhang auch keinen Sinn. Im Handbuch des Nanosyncs wurde sie auch noch als "Superclock" bezeichnet und meine Verwirrung war perfekt. Das damit einfach die Möglichkeit anderer Sampleraten erbracht wird ergibt natürlich sehr viel mehr sind.
Dank dir dafür nochmal!
So aber nun nochmal zum Thema. Diese Superclock von Digi wurde ja nun verwendet um direkt den internen Quarztakt der Geräte zu übertragen und eine Multiplikation überflüssig zu machen, da bei dieser ja auch Jitter multipliziert wird.
Eine Frage die mir dabei aber gekommen ist, ist halt folgende. Ich habe im Handbuch des RME [g=163]Word Clock[/g] Modules folgendes gelesen:
"Beispiel [g=126]SPDIF[/g]: 44,1 kHz [g=151]Wordclock[/g] (ein einfaches Rechtecksignal mit exakt dieser [g=349]Frequenz[/g])
muss innerhalb der Geräte mittels einer PLL um den Faktor 256 multipliziert werden (zu 11,2
MHz). Dieses Signal ersetzt dann das Taktsignal des Quarzoszillators."
Was dort aber nicht steht ist, warum ein Quarzoszillator gerade mit dieser [g=349]Frequenz[/g] von 11,2 MHz arbeitet. Ich habe die letzten 2 Stunden damit verbracht das rauszufinden. Hängt das vllt mit digitalen Audio-Codecs zusammen?
Oder ist das in der Digitaltechnik der Standard Quarztakt aus dem sich alle anderen Taktfrequenzen die nötig sind durch Multiplikation und Division erhalten lassen?
EDIT: Ok, die obige Frage kann man vllt als einfachen Fakt der Digitaltechnik dahingestellt lassen.
Womit das auch eventuell zusammenhängen kann, ist aber eine andere Frage, die sich vllt leichter beantworten lässt.
Beispiel: Es wird ein WC-[g=253]Takt[/g] von 44,1kHz verwendet. Das entspricht ja der Samplefrequenz, also der Abtastfrequenz des analogen Signals bei einem PCM Datenstrom. Die eigentliche "Bitfrequenz" wäre bei einem 24 Bit Audiosignal ja 24 mal so hoch. Ein Datenstrom wie er jedoch bei AES3 oder bei [g=126]Spdif[/g] verwendet wird, hat mit dieser Frequenz doch aber herzlich wenig zu tun. Dort werden ja schließlich mehrere Kanäle sowie Datenbits etc übertragen, die Übertragungsfrequenzen sind also viel höher. Wie wird also aus dieser Taktfrequenz mit einer PLL der WC [g=253]Takt[/g] von 44,1kHz gewonnen? Manman, das Thema macht mich noch fertig!